题名:基于Verilog HDL与Cadence的数字系统设计技术
作者:解本巨编著
出版年:2013
ISBN: 978-7-302-31470-7
分类号: TP332.1
中图分类: 逻辑部件
定价: 29.50元
页数: 263 页

解本巨编写的这本《基于VerilogHDL与Cadence的数字系统设计技术》是以EDA技术设计为出发点,专门针对各大高校信息、自动化、计算机专业在校学生和在公司中初始学习硬件技术的开发人员而编写的数字系统制版技术材料,主要目的是使读者克服学习硬件开发技术的困难,使学习硬件技术像学习软件技术一样简单。本书的技术开发以逻辑代数的运算、定理和化简方法为理论指导,研究原理图设计方法,引入FPGA的开发软件QuartusⅡ9.1,在其中利用VerilogHDL设计实现电路常用芯片的开发,可以在不必了解芯片内部工作原理的基础上,通过程序设计者的硬件行为描述获得芯片及引脚的相关信息。本书选择CadenceSPB16.3作为设计数字系统原理图和电路板的软件,用同一个数字系统实例说明设计原理图和制作电路板的连续过程:原理图→网络表→焊盘、封装、制版→导入网络表→布局→覆铜→布线→后处理→送厂家制版。<br /><br />《基于VerilogHDL与Cadence的数字系统设计技术》可以作为嵌入式数字系统开发的基础技术设计指导书,是硬件制版技术快速入门的绝佳教材,为更多的硬件技术设计爱好者提供了广阔的空间。